InSite

Login

Notes

Skip Navigation LinksANALOG 2018 Programm

16. GMM/ITG-Fachtagung ANALOG 2018 

Programm 

Mittwoch, 12. September 2018

Technische Universität München, Arcisstr. 21, 80333 München, Seminarraum 2999

13:00 Registrierung, Kaffee

 

Tutorials
13:30 Tutorial A: Analog Coverage - Yesterday's Dreams, Today's Reality and Tomorrow's Capabilities

Walter Hartong, Cadence, Munich, Germany; Lars Hedrich, University of Frankfurt, Frankfurt/Main, Germany; Markus Olbrich, University of Hanover, Hannover, Germany

16:00

Tutorial B: Advances in Worst Case and Yield Analysis for Circuit Design

Michael Pronath, MunEDA, Munich, Germany
17:15 Ende
17:30 Analogfachgruppentreffen

 

 

Donnerstag, 13. September 2018

 
Am Campeon 1-12, 85579 Neubiberg, Konferenzzone im Gebäude 02 

08:15 Registrierung, Kaffee
08:45 Begrüßung, Verleihung Best Paper Award
Helmut Gräb, Technische Universität München
09:00 Eingeladener Vortrag
Moderator: Markus Olbrich, Leibniz Universität Hannover
Cognitive Sensing: What does this Mean for Us?
Josef Sauerer, Fraunhofer-Institute for Integrated Circuits IIS, Erlangen

 

09:45 Kurzvorstellung Poster
Moderator: Helmut Gräb, TU München

 

10:15 Kaffee/ Postersession

 

10:45 Session 1: Sensoren
Moderator: Torsten Reich, Fraunhofer IIS/EAS
Front-End für Long-Range-UHF-RFID-Sensortags mit einer Empfindlichkeit von -30 dBm
Jacek Nowak, Dominik Krausse, Ralf Sommer, TU Ilmenau
Design of a High Accuracy Spatially Distributed Temperature Sensor Array for CMOS Lab-on Chip Applications
Yvonne Ebensberger, Timo Lausen, Roland Thewes, TU Berlin
Design of Quasi-synchronous Finite State Machines Using a Local On-demand Clocking Approach
Athanasios Gatzastras, Dominik Wrana, Tobias Wolfer, HS Reutlingen, Georg Gläser, Benjamin Saft, Eric Schäfer, IMMS Institut für Mikroelektronik- und Mechatronik-Systeme gemeinnützige GmbH, Eckhard Hennig, HS Reutlingen

11:45 Mittagessen/ Postersession

 

13:00 Eingeladener Vortrag
Moderator: Roland Thewes, TU Berlin
Current Sensing Circuits and Applications
Misha Ivanov, Texas Instruments Deutschland GmbH

13:45 Session 2: ADC, DAC, PLL
Moderator: Carna Zivkovic, TU Kaiserslautern

Ultra-Low-Power SAR ADC in 22 nm FD-SOI Technology Using Body-Biasing
Marcel Jotschke, Sunil Satish Rao, Benjamin Prautsch, Torsten Reich, Fraunhofer IIS/EAS Dresden
A Reusable Triple Core 12-bit Current Steering Digital-to-Analog Converter for High Performance Transceivers in Industry 4.0 Applications
Reimund Wittmann, Jan Steinkamp, Frank Henkel, IMST GmbH Kamp-Lintfort, Klaus Tittelbach-Helmrich, IHP, Andreas Wolf, Dr. Wolf Wireless GmbH
Design of a 28-32 GHz Low-Noise PLL with Automatic Frequency Calibration
Frank Herzel, Arzu Ergintav, Ulrich Jagdhold, Dietmar Kissinger, IHP GmbH Leibniz-Institut für innovative Mikroelektronik, Frankfurt/Oder

14:45 Pause
15:00 Eingeladener Vortrag
Moderator: Jens Lienig, TU Dresden
Behavioural Modeling for SoC Simulation: Bridging Analog and Firmware Demands
Rainer Findenig, Gabriel Rutsch, Infineon Technologies AG

15:45 Kaffee/ Postersession

16:15 Session 3: Verifikation
Moderator: Eckhard Hennig, HS Reutlingen
Coverage Measures and a Unified Coverage Model for Analog Circuit Design
Andreas Fürtig, Goethe-Universität Frankfurt a. M.,
Walter Hartong, Cadence Design Systems, 
Lars Hedrich, Goethe-Universität Frankfurt a. M.,
Markus Olbrich, Malgorzata Rechmal, Leibniz Universität Hannover, Louis-Francois Tanguay, Cadence Design Systems
Verification of Analog/Mixed-Signal Systems with AADD
Carna Zivkovic, Christoph Grimm, TU Kaiserslautern
Automatic Abstraction of Analog Circuits to Hybrid Automata
Ahmad Tarraf , Lars Hedrich, Goethe-Universität Frankfurt a. M.

17:15 Panel: The Design Productivity Gap has been Growing for 20 Years - Who Cares?
Moderator: Klaus Hofmann, TU Darmstadt

Panelists:

Dave Reed, Synopsys
Klaus Cerny, Cadence Design Systems
Vadim Issakov, Infineon Technologies, Neubiberg
Dietmar Kissinger, IHP Frankfurt/Oder
Ulrich Nerz, Infineon Technologies, Neubiberg

 

18:15 Ende des Panels

 

19:30 Abendveranstaltung im Donisl, Traditionswirtshaus am Marienplatz

 

22:00  Ende des ersten Veranstaltungstages

  

 

 Freitag, 14. September 2018

08:30 Registrierung, Kaffee

 

09:00 Eingeladener Vortrag
Moderator: Thomas Ußmüller, Universität Innsbruck
Competitive CMOS RF Transceiver Design
Timo Gossmann, Jakob M. Tomasik, Intel Deutschland GmbH

 

09:45 Session 4: Advanced CMOS
Moderator: Matthias Kuhl, TU Hamburg-Harburg
Low-Power 24 GHz LNA in a Sub-28nm CMOS
Vadim Issakov, Radu Ciocoveanu, Andreas Werthof, Infineon Technologies AG, Robert Weigel, Friedrich-Alexander Universität Erlangen-Nürnberg
Comparison and Optimization of the Minimum Supply Voltage of Schmitt Trigger Gates versus CMOS Gates under Process Variations
Alexander Bleitner, Jacob Goeppert, Niklas Lotze, Matthias Keller, Yiannos Manoli, IMTEK Albert-Ludwigs-Universität Freiburg
Analysis and Optimization of Voltage Reference Circuits Based on Sub 1V MOSFETs Operating in Different CMOS Technologies
Giuseppe Quarata, Michael Pronath, MunEDA GmbH München

10:45 Kaffee/ Postersession

11:15 Eingeladener Vortrag
Moderator: Tobias Gemmeke, RWTH Aachen

Design Challenges and Methodology Considerations for Highly-Integrated mm-Wave Systems in Silicon-Based Technologies
Vadim Issakov, Infineon Technologies

 

12:00 Mittagessen/ Postersession

 

13:00 Eingeladener Vortrag
Moderator: Eckhard Hennig, HS Reutlingen
Improving Test Coverage and Eliminating Test Escapes Using Analog Defect Analysis
Walter Hartong, Art Schaldenbrand, Vladimir Zivkovic,
Cadence Design Systems, Munich
  
13:45 Session 5: Synthese & Layout
Moderator: Jürgen Scheible, Robert Bosch Leistungszentrum HS Reutlingen
On Applying Pareto Optimization for Complete Performance Space Modeling of Analog IC
David Schreiber, Jürgen Kampe, Ernst-Abbe-Hochschule Jena
Template-Driven Analog Layout Generators for Improved Technology Independence
Benjamin Prautsch, Uwe Hatnik, Uwe Eichler, Fraunhofer IIS/EAS Dresden, Jens Lienig, TU Dresden

Automatic Analog-on-Top Chip-Level Schematic Generation Based on Wire-by-Name Methodology
Jürgen Wittmann, Carsten Wegener, Fabio Rigoni, Dialog Semiconductor GmbH

 

14:45 Kaffee

 

15:15 Session 6: Licht & Zufall
Moderator: Helmut Gräb, TU München
Design of an Automotive Visible Light Communications Link using an Off-The-Shelf LED Headlight
Stephan Kruse, Christian Kress, Heinz Nixdorf Institut Universität Paderborn, Claas Tebruegge,  HELLA GmbH & Co. KGaA, Agon Memedi, Muhammad Sohaib Amjad, Christoph Scheytt Falko Dressler, Heinz Nixdorf Institut Universität Paderborn

Ringoszillator-basierender ultra-low-power Zufallszahlengenerator für passive UHF RFID Transponder
Georg Saxl, Manuel Ferdik, Thomas Ußmüller, Universität Innsbruck

On-line Parameter Extraction Technique for Integrated Circuits
Theodor Hillebrand, Konstantin Tscherkaschin, Steffen Paul, Dagmar Peters-Drolshagen, Universität Bremen

 

16:15 Ende der Tagung

 

Poster

 

Session 1: Sensoren
Enhanced Behavioral Models of MEMS Elements for the System Level Verification
Tino Blochmann, Stephan Gerth, Peter Schneider, Roland Jancke, Fraunhofer IIS/EAS Dresden
Effizientes Design und Layout von 3D Beschleunigungssensoren mittels automatisierter Synthese
Steffen Michael, Maria Kellner, Ralf Sommer, IMMS GmbH

Online Surveillance Techniques for Reliable Active Pixel Sensor Systems
Theodor Hillebrand, Konstantin Tscherkaschin, Sebastian Schmale, Steffen Paul,  Dagmar Peters-Drolshagen, Universität  Bremen

Entwurf und Implementierung eines Sensornetzwerks zur Baustellensicherung mittels LPWAN
David Krönert, Kai Hahn, Universität Siegen, Helmut Kremer, micro-part GmbH&Co.is.KG, Gunnar Monheimius, TAMMET Systems International GmbH

Ein integrierter Schaltkreis zur chronischen Aufnahme von Hirnsignalen bei neugeborenen Mäusen
Andreas Bahr, Universität Kiel

 

Session 2: ADC, DAC, PLL und mehr
Einfluss der Taktratensteuerung auf die Genauigkeit asynchroner ADCs
Pavol Pitonak, Dirk Killat, Haoran Zhu, BTU Cottbus-Senftenberg
Induktive Vernetzung von Hörgeräten
Jan-Christoph Edelmann, Thomas Ußmüller, Universität Innsbruck

Akustische Übertragung medizinischer Daten über die Sprechanlage eines MRT
Viktoria Kalpen, Thomas Ußmüller, Universität Innsbruck

UHF RFID Lesegerät basierend auf der NI PXIe Plattform
Manuel Ferdik, Markus Samuel Hesche, Lars-Oliver Rack, Georg Saxl, Thomas Ußmüller, Universität Innsbruck

 

Session 3: Verifikation, Simulation, Modellierung
Fehlersuche innerhalb des μ-Controllers vom Typ PIC32MX
Farouk Babba, Sebastian Sattler, Friedrich-Alexander Universität Erlangen-Nürnberg
Transistor-level Simulation of LC-tank VCO Electron Spin Resonance Detectors
Anh Chu, Benedikt Schlecker, Jens Anders, Universität Stuttgart

A Hierarchical Method to Perform IR Drop and Electromigration Analysis for Faster Tape-out of Analog-on-Top Designs
Tarjina Islam, Infineon Technologies AG

Modeling of Delta-sigma Modulator for Low Power Audio Applications
Ciana Barretto, Elmar Herzer, Akshay Agashe, Johann Hauer, 
Fraunhofer-Institut für Integrierte Schaltungen IIS Erlangen;
Mirco Meiners, Hochschule Bremen

Session 4: Advanced CMOS
Theoretical Derivation of Bandwidth Limits of a Symmetric Acoustic-Wave-Lumped-Element Resonator (AWLR) Module
Michael Wagner, Friedrich-Alexander Universität Erlangen-Nürnberg, Stephan Leuschner, Intel Deutschland GmbH, Robert Weigel, Amelie Hagelauer, Friedrich-Alexander Universität Erlangen-Nürnberg
Design of an EMC-improved Regulated Charge Pump in 180-nm CMOS technology
Dirk Nuernbergk, Christian Lang, Viktor Petri, Michael Frey, Melexis GmbH
Considerations on the Design Methodology for an Integrated Gate Driver
Norbert Fiebig, Gunter Fischer, Pylyp Ostrovskyy, Dietmar Kissinger, IHP GmbH Leibniz-Institut für innovative Mikroelektronik

Ultra-Low-Power Self-Biased 1 nA Current Reference Circuit for Medical Monitoring Devices in 350 nm and 180 nm CMOS Technology
Gayas Mohiuddin Sayed, Pablo Mendoza-Ponce, Wolfgang Krautschneider, Matthias Kuhl, Technische Universität Hamburg-Harburg

Content-Addressable Memory - Trends and Outlook of an Enabler for modern Day Applications
Xin Fan, Amgad Ghonem, Tobias Gemmeke, RWTH Aachen
A CMOS Bidirectional -69 mA to +63 mA Output Range Voltage Controlled Current Source for Laser Diode Current Control in FTTx Applications
Sreekesh Lakshminarayanan, Jing Ning, Klaus Hofmann, TU Darmstadt

 

Session 5: Synthese & Layout
Entwurf von zeitkontinuierlichen Sigma-Delta Modulatoren mit www.sigma-delta.de
Johannes Wagner, Maurits Ortmanns, Universität Ulm
Parallelization Strategies for the Detailed Routing Step
Björn Bredthauer, Markus Olbrich, Erich Barke, Leibniz Universität Hannover

A Procedural Approach to Automate the Manual Design Process in Analog Integrated Circuit Design
Florian Leber, Jürgen Scheible, Robert Bosch Zentrum für Leistungselektronik HS Reutlingen

Design Methodologies and Co-Design Options for Novel 3D Technologies
Tilman Horst, Robert Fischbach, Jens Lienig, TU Dresden

 

Session 6: Licht & Zufall

Methoden zur Verbesserung von CMOS integrierten Arbiter-PUFs
Andreas Herkle, Joachim Becker, Maurits Ortmanns, Universität Ulm 

 

 Sponsoren

 
 
Impressum | © 2010 VDE Verband der Elektrotechnik Elektronik Informationstechnik e.V.